Posted on

ESDEMC 公司项目开发能力

ESDEMC 科技有限责任公司是一家高科技公司,专门从事测试、测量产品和服务的开发和制造。我们的团队在高压,高频,复杂系统等极具挑战性的领域有丰富的开发经验。

公司目前的设计能力包含以下几个方面:

1 . 高速模拟和数字模块或系统设计

2.  单片机/ DSP/ FPGA / 编程

3.  40GHz高频电路和系统开发

4. 300kV 高压电路和系统设计

5. LABVIEW / MATLAB / Visual C++/ Visual Basic 编程项目

6. 机械设计,数控加工, 快速成型,  3D打印

Posted on

传输线脉冲 (TLP) 测试

传输线脉冲测试,或TLP测试,是半导体静电放电保护结构特性的一种测试方法。在传输线脉冲测试中,通过对一根特定长度的同轴线依次加压,向测试引脚(pin under test, PUT)注入大电流脉冲。注入脉冲的电流幅值和持续时间表征人体模型(HBM)事件(或充电器件模型-CDM事件,对应超快TLP,或VF-TLP)。通过测量入射波和反射波,计算电压-电流(V-I)曲线,来描述ESD保护结构在TLP应力作用时的响应特性。传输线脉冲 测试是独特的,因为电流脉冲是安培量级的,并且TLP测试结果可以显示ESD保护结构的开启,回滞,保持特性。

传输线脉冲测试在两个方面非常有用。一,TLP可以用来表征新技术和知识产权(IP)被测芯片的输入/输出(I/O)焊盘单元。当开发仿真参数时,以及定性比较不同ESD保护结构焊盘单元设计的相对优点时,TLP是非常有用的。二,TLP可以用作电气失效分析工具,通常与常规的,基于标准的器件级ESD测试配合使用。

TLP 测试是根据ESDA TLP 测试方法, ESDA SP5.5-2014来实施的.

适用的TLP行业标准

  • ESDA SP5.5-2014 (ESD 委员会)
Posted on

总体工程设计

通用模拟和数字电路设计、射频设计、PCB布局和原型制作、电路板填充和测试。微控制器、DSP和FPGA的编程。在LabView、Matlab、Visual C++和Visual Basic中进行系统级编程。提供机械设计和加工,以及基本的3D打印。

通用模拟、数字和射频电路设计(至40 GHz)。

高达100 kV的高压电路和系统设计。

原型PCB的电路板统计数量和系统测试的统包解决方案。